首页 专栏文章正文

定时器电路 定时器电路的仿真设计

专栏 2022年11月14日 19:50 50 银路电子网

今天给大家聊到了定时器电路,以及定时器电路的仿真设计相关的内容,在此希望可以让网友有所了解,最后记得收藏本站。

本文目录一览:

555定时器电路主要应用在哪些方面,捶地~完全不懂~?有谁清楚?

555定时器是一种模拟和数字功能相结合的中规模集成器件。通常用双极性工艺制作的称为555,用CMOS工艺制作的称为7555,除单定时器外,以及对应的双定时器556/7556。555定时器的电源电压范围宽,可在4.5V~16V工作,7555可在3~18V工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS或者模拟电路电平兼容。555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555定时器的内部电路框图和外引脚排列图分别如图2.9.1和图2.9.2所示。它内部包括两个电压比较器,三个等值串联电阻,一个RS触发器,一个放电管T及功率输出级。它提供两个基准电压VCC/3和2VCC/3555定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS触发器和放电管的状态。在电源与地之间加上电压,当5脚悬空时,则电压比较器A1的反相输入端的电压为2VCC/3,A2的同相输入端的电压为VCC/3。若触发输入端TR的电压小于VCC/3,则比较器A2的输出为1,可使RS触发器置1,使输出端OUT=1。假如阈值输入端TH的电压大于2VCC/3,同时TR端的电压大于VCC/3,则A1的输出为1,A2的输出为0,可将RS触发器置0,使输出为0电平。

555定时器的工作原理

555定时器的工作原理

555定时器是一种功能强大的模拟数字混合集成电路,其组成电路框图如图22.32所示。它的功能表见表22.1。555定时器有二个比较器A1和A2,有一个RS触发器,R和S高电平有效。三极管VT1对清零起跟随作用,起缓冲作用。三极管VT2是放电管,将对外电路的元件提供放电通路。比较器的输入端有一个由三个5kW电阻组成的分压器,由此可以获得 和 两个分压值,一般称为阈值。555定时器的1脚是接地端GND,2脚是低触发端TL,3脚是输出端OUT,4脚是清除端Rd,5脚是电压控制端CV,6脚是高触发端TH,7脚是放电端DIS,8脚是电源端VCC。555定时器的输出端电流可以达到200mA,因此可以直接驱动与这个电流数值相当的负载,如继电器、扬声器、发光二极管等。 [!21ki@][@21ki!]

由图22-1-1不难证明表22-1的正确性,表中第一行说明555定时器的清零作用。4脚加入低电平,将对RS触发器直接置“0”。接在

端的三极管起跟随缓冲作用。

图22-1-1 555定时器电路框图

当TH高触发端6脚加入的电平大于 ,TL低触发端2脚的电平大于 时,比较器A1输出高电平,比较器A2输出低电平,触发器置“0”,放电管饱和,7脚为低电平。

当TH高触发端加入的电平小于 ,TL低触发端的电平大于 时,比较器A1输出低电平,比较器A2输出低电平,触发器状态不变,仍维持前一行的电路状态,输出低电平,放电管饱和,7脚为低电平。

当TH高触发端6脚加入的电平小于 ,TL低触发端的电平小于 时,比较器A1输出低电平,比较器A2输出高电平,触发器置“1”,输出高电平,放电管截止,7脚为高电平。因7脚为集电极开路输出,所以工作时应有外接上拉电阻,故7脚为高电平。

当从功能表的最后一行向倒数第二行变化时,电路的输出将保持最后一行的状态,即输出为高电平,7脚高电平。只有高触发端和低触发端的电平变化到倒数第三行的情况时,电路输出的状态才发生变化,即输出为低电平,7脚为低电平。

由电路框图和功能表可以得出如下结论:

1.555定时器有两个阈值,分别是 和 。

2.输出端3脚和放电端7脚的状态一致,输出低电平对应放电管饱和,在7脚外接

有上拉电阻时,7脚为低电平。输出高电平对应放电管截止,在有上拉电阻时,7脚为高电平。

3.输出端状态的改变有滞回现象,回差电压为 。

4.输出与触发输入反相。

掌握这四条,对分析555定时器组成的电路十分有利。

详见

定时器/计数器的核心电路是什么?工作于定时和计数方式时有何异同点?

定时器电路是一种实用电路,包括固定时间定时器、时间可变定时器、倒计时定时器等。定时器启动后即自动运行,定时时间结束时会发出声、光提示,也可控制负载的动作。

定时/计数器实质是加1计数器。

不同点:设置为定时器模式时,加1计数器是对内部机器周期计数(1个机器周期等于12个振荡周期,即计数频率为晶振频率的1/12)。计数值乘以机器周期就是定时时间。设置为计数器模式时,外部事件计数脉冲由T0或T1引脚输入到计数器。在每个机器周期的S5P2期间采样T0、T1引脚电平。当某周期采样到一高电平输入,而下一周期又采样到一低电平时,则计数器加1,更新的计数值在下一个机器周期的S3P1期间装入计数器。

相同点:它们的工作原理相同,它们都有4种工作方式,由TMOD中的M1M0设定,即

方式0:13位计数器;

方式1:16位计数器;

方式2:具有自动重装初值功能的8位计数器;

方式3:T0分为两个独立的8位计数器,T1停止工作。

关于定时器电路和定时器电路的仿真设计的介绍到此就结束了,不知道你从中找到你需要的信息了吗 ?如果你还想了解更多这方面的信息,记得收藏关注本站。

标签: 定时器电路

发表评论

抹茶交易所Copyright www.xjyinlu.com Some Rights Reserved. 2005-2023 本站所有信息均来自网络,为个人学习、研究、欣赏使用。投资有风险,选择需谨慎