首页 专栏文章正文

74hc573应用电路图 74hc273内部电路图

专栏 2022年12月04日 15:00 23 银路电子网

今天给各位分享74hc573应用电路图的知识,其中也会对74hc273内部电路图进行解释,如果能碰巧解决你现在面临的问题,别忘了关注本站,现在开始吧!

本文目录一览:

74HC573的作用

74HC573和74LS373原理一样,8数据锁存器。主要用于数码管、按键等等的控制

1.

真值表

参见74LS373的PDF的第2页:

Dn

LE

OE

On

H

H

L

H

L

H

L

L

X

L

L

Qo

X

X

H

Z

这个就是真值表,表示这个芯片在输入和其它的情况下的输出情况。

每个芯片的数据手册(datasheet)中都有真值表。

布尔逻辑比较简单,在此不赘述;

2.

高阻态

就是输出既不是高电平,也不是低电平,而是高阻抗的状态;在这种状态下,可以

多个芯片并联输出;但是,这些芯片中只能有一个处于非高阻态状态,否则会将芯

片烧毁;

高阻态的概念在RS232和RS422通讯中还可以用到。

3.

数据锁存

当输入的数据消失时,在芯片的输出端,数据仍然保持;

这个概念在并行数据扩展中经常使用到。

4.

数据缓冲

加强驱动能力。74LS244/74LS245/74LS373/74LS573都具备数据缓冲的能力。

OE:output_enable,输出使能;

LE:latch_enable,数据锁存使能,latch是锁存的意思;

Dn:第n路输入数据;

On:第n路输出数据;

再看这个真值表,意思如下:

第四行:当OE=1是,无论Dn、LE为何,输出端为高阻态;

第三行:当OE=0、LE=0时,输出端保持不变;

第二行第一行:当OE=0、LE=1时,输出端数据等于输入端数据;

结合下面的波形图,在实际应用的时候是这样做的:

a.

OE=0;

b.

先将数据从单片机的口线上输出到Dn;

c.

再将LE从0-1-0

d.

这时,你所需要输出的数据就锁存在On上了,输入的数据在变化也影响不到输

出的数据了;实际上,单片机现在在忙着干别的事情,串行通信、扫描键盘……单

片机的资源有限啊。

在单片机按照RAM方式进行并行数据的扩展时,使用movx

@dptr,

A这条指令时,这

些时序是由单片机来实现的。

后面的表格中还有需要时间的参数,你不需要去管它,因为这些参数都是几十ns级

别的,对于单片机在12M下的每个指令周期最小是1us的情况下,完全可以实现;如

果是你自己来实现这个逻辑,类似的指令如下:

mov

P0,A

;将数据输出到并行数据端口

clr

LE

setb

LE

clr

LE

;上面三条指令完成LE的波形从0-1-0的变化

74ls573跟74LS373逻辑上完全一样,只不过是管脚定义不一样,数据输入和输出端

这是一个秒表的电路图 图中的STC什么的有木有正负?74HC573N MAX232CPE呢

当然有正负极了,直流5V电源嘛。STC89S52的40脚接正极,20脚接负极,74HC573N的20脚接正极,10脚接负极。MAX232的16脚接正极,15脚接负极。

值得一提的是,STC89S52的31脚EA端应该接高电平的,就是和40脚接到一起,让其读自己的寄存器,而不是外围扩展的寄存器

汇编 数码管动态显示(74HC573利用) 请教!

根据74hc573应用电路图你的思路做74hc573应用电路图了如下修改。已经实现你所需的切换显示。但其实还有更好的方法来实现74hc573应用电路图,代码不用那么长。

; SEG_C BIT P2.7 ;/段控制位定义

; BIT_C BIT P2.6 ;/位控制位定义

SEG_C BIT P1.4 ;/段控制位定义

BIT_C BIT P1.5 ;/位控制位定义

COUN_WEI EQU 3CH ;/显示位存储区

COUN_DISP EQU 3dh ;显示次数74hc573应用电路图,显示指定次数后74hc573应用电路图,切换显示

CN_COUN_DISP EQU 10;显示次数

ORG 0000H

AJMP MAIN

MAIN: MOV SP,#60H

MOV COUN_WEI,#0

MOV R0,#1 ;/从1开始显示

MOV COUN_DISP,#20 ;显示次数

LOOP: CALL DISPLAY_0

JMP LOOP

;/第一组显示数据给出 87654321

DISPLAY_0:

CLR SEG_C ;/关显示

CLR BIT_C ;[]

MOV P0,#0ffh;[]

SETB BIT_C

NOP

CLR BIT_C

; MOV R0,#0 ;/段码给出【不能在循环中给初值】

MOV A,R0

MOV DPTR,#SEG_TAB

MOVC A,@A+DPTR

MOV P0,A

SETB SEG_C

NOP

CLR SEG_C

MOV A,COUN_WEI ;/位码给出

MOV DPTR,#WEI_TAB

MOVC A,@A+DPTR

MOV P0,A

SETB BIT_C

nop

CLR BIT_C

CALL DELAY_1MS;【先clr bti—C再做延时】

INC R0

INC COUN_WEI

MOV A,COUN_WEI

CJNE A,#8,DISPLAY_0

MOV COUN_WEI,#0

MOV R0,#1

DJNZ COUN_DISP,DISPLAY_0

MOV COUN_DISP,#CN_COUN_DISP

MOV R0,#8

;/第二组显示数据给出 12345678

DISPLAY_1:

CLR SEG_C

CLR BIT_C

MOV P0,#0ffh;[]

SETB BIT_C

NOP

CLR BIT_C

MOV A,R0

MOV DPTR,#SEG_TAB

MOVC A,@A+DPTR

MOV P0,A

SETB SEG_C

NOP

CLR SEG_C

MOV A,COUN_WEI

MOV DPTR,#WEI_TAB

MOVC A,@A+DPTR

MOV P0,A

SETB BIT_C

nop;[]

CLR BIT_C

CALL DELAY_1MS;【先clr bti—C再做延时】

INC COUN_WEI;[]

DEC R0

MOV A,COUN_WEI

CJNE A,#8,DISPLAY_1

MOV COUN_WEI,#0

MOV R0,#8

DJNZ COUN_DISP,DISPLAY_1

MOV COUN_DISP,#CN_COUN_DISP

MOV R0,#1

RET

DELAY_1MS:

MOV R1,#35;50[防止闪烁]

D1:

MOV R2,#100

DJNZ R2,$

DJNZ R1,D1

RET

SEG_TAB: DB 03fh,06H,05BH,04FH,66H,06DH,07DH,07H,07FH,06FH;共阴数码管段码[0~9]

WEI_TAB: DB 07FH,0BFH,0DFH,0EFH,0F7H,0FBH,0FDH,0FeH;f7h改feh

END

请教74HC573的原理,谢谢!

74HC573包含八进制3态非反转透明锁存器,是一种高性能硅门CMOS器件。

原理说明

M54HC563/74HC563/M54HC573/74HC573的八个锁存器都是透明的D 型锁存器,当使能(G)为高时,Q 输出将随数据(D)输入而变。当使能为低时,输出将锁存在已建立的数据电平上。输出控制不影响锁存器的内部工作,即老数据可以保持,甚至当输出被关闭时,

新的数据也可以置入。这种电路可以驱动大电容或低阻抗负载,可以直接与系统总线接口并驱动总线,而不需要外接口。特别适用于缓冲寄存器,I/O 通道,双向总线驱动器和工作寄存器。

74HC573 VCC电压接入5V电路

74HC573在Vcc为4.5V时VIH最小值3.15V,5V时会更高。而3.3V电源的单片机高电平最高就是3.3V,可能区别不了高低电平。用同样的供电电压或增加电平转换电路合适些。

74hc573应用电路图的介绍就聊到这里吧,感谢你花时间阅读本站内容,更多关于74hc273内部电路图、74hc573应用电路图的信息别忘了在本站进行查找喔。

标签: 74hc573应用电路图

发表评论

抹茶交易所Copyright www.xjyinlu.com Some Rights Reserved. 2005-2023 本站所有信息均来自网络,为个人学习、研究、欣赏使用。投资有风险,选择需谨慎