首页 电路文章正文

数字电路电子秒表 数字电子秒表电路图

电路 2022年11月14日 16:39 170 银路电子网

本篇文章给大家谈谈数字电路电子秒表,以及数字电子秒表电路图对应的知识点,希望对各位有所帮助,不要忘了收藏本站喔。

本文目录一览:

跪求!高分跪求!怎样用数字逻辑电路制作电子秒表?

我只能帮你到这里了…【最佳答案】

电子秒表,或抢答器,

有参考的范文

需要就百度Hi 下

发资料给你

我QQ三久扒扒四七四灵伍

课程设计数字秒表设计 求高手解答。

一 设计说明书

1.设计任务

(1) 进行设计方案的比较数字电路电子秒表,并选定设计方案;

(2) 完成单元电路的设计和主要元器件说明;

(3) 安装各单元电路数字电路电子秒表,要求布线整齐、美观;

(4) 写出课程设计报告文档。

2.设计要求

(1) 设计并制作符合要求的电子秒表;

(2) 秒表由6 位七段LED显著器显示数字电路电子秒表,其中两位显示分,四位显示

秒,其中显示的分辩率为0.01 秒;

(3)计时最大值为99 分59点99秒;

(4)计时误差不得超过0.01秒;

(5)具有自动清零、启动计时、暂停计时及继续计时等控制功能;

(6) 控制操作按键不得超过2个。

3.提高部分

3.1 安装自己设计的电路

(1)检查元器件

(2)对电路进行组装:按照自己设计的电路,在面包板上插接元器件或在通用板上焊接。焊接完毕后,应对照电路图仔细检查,看是否有错接、少接、虚焊的现象。

3.2. 通电调式

(1)通电测试:对安装完成的电路板的参数及工作状态进行测量,以便提供调整电路的依据。

(2)通电调试:经过反复的调整和测量,使电路的性能达到要求。

3.3 书写调试报告

课程设计说明书书写格式

参照“课程设计说明书书写格式”文件。

4.参考资料

1、《数字电子技术导论》西安交通大学 . 何金茂主编

2、《数字电子技术基础》高等教育出版社. 康华光主编

3、《数字电子技术》 高等教育出版社。 杨志忠主编

二.方案论证

2.1.方案的选择

通过对设计要求的分析,应用相关的数字电子电路方面的知识画出原理图,检查无误后,将原理图在EWB中仿真,验证通过无误后,可以考虑使用何种方案来实现设计电路。我们可以通过对照原理图在万能板上焊接来实现所设计的电路;也可以在PROTEL中画出原理图并布好线通过做PCB板来实现所设计的电路;还可以通过在面包板上插线来实现设计的电路。因在商店只买到万能板,所以我们采用万能板接线。

2.2电路总体功能、结构的分析

本电路的目标为设计一个数字式秒表。如图2.1所示,数字式秒表电路系统由主体电路和扩展电路两部分组成。其中主体电路完成计数功能,控制电路完成控制的扩展功能。通过所设计电路将实现具有清零、启动、暂停、继续等控制功能的计时数字式秒表。

根据电路所需要达到的要求,可以将电路的总体结构框图描述(如图2.2):

图2.2 多功能数字式秒表系统的组成框图

设计时各部分所用的器件名称如下:

时钟信号:由555组成的多谐振荡器。

计数器:74LS190

锁存器:CT74LS373

译码器:CT74LS47

显示器:BS201

三. 555组成的多谐振荡器简介

3.1 555与RC组成多谐振荡器

由门电路组成的多谐振荡器虽具有多种电路的形式,但它们无一例外地具有如下的共同的特点。首先,电路中含有开关器件,如门电路、电压比较器、BJT等。这些器件主要用作产生高、低电平;其次,具有反馈网络,将输出电压恰当地反馈给开关器件,使之改变输出状态;另外,还要有延迟环节,利用RC电路的充、放电特性可实现延时,以获得所需要的振荡频率。在许多实用电路中,反馈网络兼有延时的作用。图3.1.1是一种最简型多谐振荡器。

3.2振荡周期的计算

在振荡过程中,电路状态的转换主要取决于电容的充、放电时间,而转换时刻则取决于 的数值。根据以上分析所得电路在状态转换时 的几个特征值,可以计算出周期T

四 芯片简介

4.1 74LS190

74LS190是一种较为典型的集成同步十进制加/减法计数器。图中 ̄LD为异步

置数控制端, ̄CT为计数控制端,D0-D3为并行数据输入端,Q0-Q3为输出端, ̄U/D为加减计数控制端。CO/BO为进位/借位输出端。 ̄(RC)为行波时钟输出端。CT74LS190没有专门的置0输入端,但可以借助于数据D3D2D1D0=0000时,实现计数器的置0功能。

74LS190的引脚图、功能表如下图所示。

4.1.1 74LS190的引脚图

表4.1.1 74LS190的功能表

输入 输出

CP R0(1) R0(2) S9(1) S9(2) QA QB QC QD

X 1 1 0 X 0 0 0 0

1 1 X 0 0 0 0 0

X X 1 1 1 0 0 1

↓ X 0 X 0

计数

0 X 0 X

0 X X 0

X 0 0 X

(1)异步置数功能:当 ̄LD=0时,不论有无脉冲CP和其他信号输入,并行输入的数

据d3-d0被置入计数器相应的触发器中,这时Q3Q2Q1Q0=d3d2d1d0.

(2) 计数功能: 取 ̄CT=0, ̄LD=1。当 ̄U/D=0时,在CP脉冲上升沿作用下,进行

十进制加法计数。当 ̄U/D=1时,在CP脉冲上升沿作用下,进行减法计数。

(3) 保持功能:当 ̄CT= ̄LD=1时,计数器保持原来的状态不变。

4.2 CT74373

锁存器的原理图如下图

图4.2.1锁存器的原理图

C是锁存器信号的输入端,D是数据输入端Q和Qo是数据互补输出端。当C=0时,G2被封锁,输出0,G3被封锁输出1。G5输出Q=D,Qo=Do(D和Do是数据互补)。当C由0变1时,分两种情况讨论:一是当C由0变1时,Qo=1,Q=0,G2被封锁,由于G3两个输入都为1,其输出为0。G4门也被封锁。G2门的输出Qo=1。原来的状态不改变。其二是当C由0变1时,Qo=0,Q=1。G2门的两输入均为1,则输出Qo=0,使Q=1。D无论是0还是1也不改变原来的状态。综合上述分析,可看出:C=0时,Q=D,电路不锁存数据,相当于缓冲器。当C=1时,D不影响电路状态。C由0变1时将数据D锁定并保持。直到C由1变回0。

图4.2.2 CT74LS373的引脚图

CT74LS373是一种典型的8位锁存器,OC是三态输出控制,低电平有效。即此端加低电平时输入数据能达到输出端,加高电平时8个输出均呈高阻态,C是锁存器的锁存控制输入端。C下降沿锁存数据并低电平保持,高电不锁存,输入数据直达输出端。每个锁存器只有一个同相输出没有互补输出。符号中输出输入端引线上所标带的数字是该端在芯片上的引脚号。

表4.2.1 CT74373功能表:

输入 输出

OC C D Q

L H H H

L H L L

L L X Qo

H X X Z

表中第1、2行表示在OC为低电平、C为高电平时,Q随D变化,第三行表示OC和C都为低电平Q保持原状态QO不变。第四行表示OC为高电平时输出Q为高组态Z。

4.3 74LS47

图4.3.1 74LS47引脚

1脚:二进制的置位输入端;2脚:使能端;

3脚:五进制置位端输入;4脚:输出

5脚:输出;6脚:使能端;7脚:接地端

8脚:输出端;9脚:输出端;10脚:二进制时钟信号;11脚:五进制时钟信号;12脚:二进制复位输入;13脚:五进制复位输入;14脚:接电源

表4.3.1 74LS47功能表

4.4 显示译码器

现在的许多电器设备上都有显示十进制字符的字符显示器,以直观的显示出电器设备的运行数据。目前广泛使用的字符显示器是七段字符显示器,或称七段数码管。常见的七段数码管有液晶显示数码管和半导体数码管两种。

液晶显示数码管是利用液晶材料的透明度或者显示的颜色受外加电场控制的特点制成的,简称LCD。

半导体数码管是由七段发光二极管(Light Emitting Diode)组成,简称LED。图4.4.1是LED的引脚及其等效电路。

图4.4.1 (a)LED的引脚及其等效电路。

LED产品的种类繁多,有图4.4.1(b)、(c)所示的共阴极电路,还有共阳极电路,常用的数码显示器有BS201,BS202等。

要驱动LED正常的显示十进制数的十个字符,LED前面必须接一个显示译码器。

显示译码器可实现的逻辑功能是:将输入的8421BCD码转化成驱动LED发光的高、低电平信号,驱动LED显示出不同的十进制数字符,下面来讨论显示译码器的组成。

因显示译码器可以驱动LED显示出0~9这十个数字字符,十个数字字符对应十种高低电平的组合状态,要描述这十种高、低电平的组合状态必须用4位二进制数,根据LED发光的特点可得描述显示译码器逻辑功能的真值表如表4.4.1所示。

表4.4.1 显示译码器逻辑功能真值表

4.4.2七段数字显示器发光段组

4.5 四2输入与非门74LS00

图4.5.1 74LS00引脚图

上图中1、2、3组成一个与非门,其中1、2是输入,3为输出。4、5、6组成一个与非门,其中4、5是输入,6为输出。8、9、10组成一个与非门,其中9、10是输入,8为输出。11、12、13组成一个与非门,其中12、13是输入,11为输出。

4.6 四二输入与门74LS08

五设计原理图

一百进制

接线时按照原理图的脚将各个芯片连接,连接 时小心短路。

二十四进制

六.安装工艺

6.1 安装工具

焊烙铁 1个,松香 1盒,焊锡 1卷,剥线钳 1个, 尖嘴钳 1个, 电工刀 1个, 数字万用表 1个, 镊子 1个。

6.2. 安装具体步骤

⑴ 首先要弄清万能板的结构原理,分清各插空是否是等位点;

⑵ 其次合理安排集成块和元器件的位置,尽可能的保持在同一条直线上。

⑶ 注意导线的剖削,剖削导线绝缘层,要求剖削后的芯线长度必须适应连接需要,不应过长或过短,且不应损伤芯线。为数字电路电子秒表了美观剖削导线时不用火烧,用剥线钳或电工刀剖削。具体操作方法如下:按连接所需要长度,用钳头刀口轻切绝缘层,用左手捏紧导线,右手适当用力,即可使端部的绝缘层脱离芯线,用电工刀时,刀口对导线成45度角切入塑料绝缘层。

⑷ 导线的布置,布线要注意整齐不交叉。要求导线竖的要直、横要平,尽量减少悬线的存在。这样便于调整与测试工作的顺利进行。布线具体方法步骤如下:为了最大可能避免错误的出现,应按元件的排列顺序依次布线,同一元件可按管脚的顺序依次布线。

6.3. 安装注意事项

(1) 安装应接触良好,保证被安装元件间能稳定可靠地通过一定的电流。

(2) 应避免元器件损坏的发生。插拔元器件时候要垂直插拔以免造成不必要的机械损坏。

(3) 安装时必须采用绝缘良好的绝缘导线,连线的时候要取好元件与元件的距离。连接的时候线和线之间的交叉尽量的少。

7.调试与测试

7.1调试前的检测

电子安装完毕,通常不宜急于通电,先要认真检查一下。检查内容包括:

(1)连线是否正确

检测的方法通常有两种方法:

a. 根据电路图连线,按元件的排列顺序依次检查

这种方法的特点是,按一定顺序一一检查安装好的线路,同一元件按管脚的顺序依次检察。由此,可比效容易查出错线和少掉的线。

b.按照实际线路来对照原理图电路进行查线

这是一种以元件为中心进行查线的方法。把每个元件引脚的连线一次查清,检查每个去处在电路图上是否存在,这种方法不但可以查出错线和少掉的线,还容易查出多线。

为了防止出错,对于已查过的线,应在电路图上做出标记,最好用指针式万用表“欧姆1”档,或用数字万用表的“二极管”档的蜂鸣器来测量元器件引脚,这样可以同时发现接触不良的地方。

(2)元器件的安装情况

检查元器件引脚之间有无短路;连接处有无接触不良;二极管的极性和集成元件的引脚是否连接有误。

(3)电源供电,信号源连接是否正确。

(4)电源端对地是否有短路的现象。

注:在通电前,断开一根电源线,用万用表检查电源端对地是否存在短路。若电路经过上述检查,并确认无误后,就可以转入调试。

7.2通电观察

把经过准确测量的电源接入电路。观察有无异常现象,包括有无冒烟,是否有异味, 手摸器件是否发烫,电源是否有短路现象等。如果出现异常,应立即断电源,待排除故障后才能再通电。然后测量各路总电压和各器件的引脚的电源电压,以保证元器件正常工作。

7.3调试中注意事项

调试结果是否正确,很大程度受测量正确与否和测量精度的影响。为了保证调试的效果,必须减小测量误差,提高测量精度。为此,需注意以下几点:

(1) 调试前先熟悉各种仪器的使用方法,并仔细加以检查,以避免由于使用仪器不当,或仪器的性能达不到要求,而造成测量结果不准,以至做出错误的判断。

(2) 测量仪器的地线应于被测量仪器的地线连在一起,并形成系统的参考地电位,这样才能保证测量结果的准确性。

(3) 要正确选择测量点和测量方法。

(4) 调试过程中自始至终要有严谨的科学作风,决不可急于求成。在调试过程中,不但要认真观察测量,还要记录并善于进行分析、判断。切不可一遇问题,就没有目的的乱调和乱改接线,甚至把电路拆掉重新安装。这样,不但不能解决问题,相反还会发生更大的故障,甚至损坏元器件及测量仪器。

7.4 故障的排除

新电路板出现故障是常见的,每个学生都必须认真对待。查找故障时,首先要有耐心,还要细心,切忌马马虎虎,同时还要开动脑筋, 认真进行分析、判断。

当电路工作时,首先应关掉电源,再检查电路是否有接错、漏掉线、断线,有没有接触不良、元器件损坏、插错了的元器件、元器件引脚接错等。查找时可借助万用表进行。

对于一个完整的系统电路,迅速而准确的排除故障,需要一定的实际工作经验,对于初学者来说,首先应认真分析电路图,并善于将全电路分解成几个功能块,明确各部分信号传递关系及工作原理。然后根据故障现象及有关测试数据,分析和初步确定故障可能出现的部位,再按上述步骤仔细检查这一部分电路,就可能比较快地找到故障点及故障原因。

8. 元器件清单

(1) CT74LS191——同步十进制计数器(7片);

(2) CT74LS08——四二输入与门(2片);

(3) CT74LS373——8位锁存器(3片);

(4) CT74LS48——BCD七段译码器/驱动器(6片);

(5) CT74L00——四二输入与非门(2片);

(6) BS201——----共阳极数码显示管(6片);

(7) 电阻2个,电阻48KΩ2个, 电阻2 1个;

(8) 开关2个,电源VCC +5V一个;

(9) 导线若干。

(备注:有些元件买不到,因而用相似功能的芯片代替)

9.心得体会

通过几个星期的努力,最终把这次课程设计的任务完成了。这是我们进行的第一个课程设计,让我懂得了很多以前不知道的知识,如万能板的内部结构、相关芯片的引脚功能等等。在设计中,遇到了很多问题,甚至有一些是以前没有见到的。经过同学的帮助和老师的指导,最终克服了那些难题,锻炼了我们的实践动手能力,使我们真正做到了理论与实践的有效结合。

制作电路时,深深体会到连接电路时一定要细仔细,一定要确保每条线路接触性良好。实验线路出现问题时,要耐心一步一步的去检查。在实验测试时,应保持冷静,要有条理,遇问题时要联系书本知识积极思考,同时记录好实验数据。

在这次课程设计过程中,我发现光有理论知识是不够的,还必须懂一些实践中的知识。所以在课程设计的实践中,我们应将实验与课堂教学结合起来,锻炼自己的理论联系实际的能力和实际动手能力。例如:检查和排除故障的能力。

本次课程设计,也培养了我们小组的合作精神,所谓团结就是力量,就是一个再好不过的解释。它不仅为我以后的课程设计打下基础,而且还培养了我们的合作精神和分析问题的能力。

10. 参考文献

[1] 康华光 .电子技术基础(数字部分). 第四版 北京: 高等教育出版社,2005

[2] 阎 石 .数字电子技术基础. 第四版 北京:高等教育出版社,1998

[2] 杨志忠 .数字电子技术. 北京:高等教育出版社,2000

[3] 张建华 .数字电子技术. 北京:机械工业出版社,1994

[4] 李亚伯 .数字电路与系统. 北京:电子工业出版社,1998

[5]陈华容 贾雅琼.数电实验指导书. 湖南:湖南工学院,2005

[6]谢自美 .电子线路设计-实验-测试. 武汉:华中科技大学出版社,2005

[7]赵雅兴 . 数字电路与FPGA. 北京 人民邮电出版社,2004

[8]邓勇 邓斌. 数字电路设计完全手册 北京.国防工业出版社,2004

设计一个数字秒表

数字秒表电路设计2007年12月18日 星期二 下午 09:16

数字秒表电路设计

一、工作原理

本电路由启动、清零复位电路、多谐振荡电路、分频计数电路、译码显示电路等组成。如下图所示:

启动清零复位电路主要由U6A、U6B、U7B、U7D组成数字电路电子秒表,其本质是一个RS触发器和单稳态触发器。J1控制数字秒表数字电路电子秒表的启动和停止数字电路电子秒表,J2控制数字秒表的清零复位。开始时把J1合上,J2打开,运行本电路,数字秒表正在计数。

当打开J1,合上J2键,J2与地相接得到低电平加到U6B的输入端,U6B输出高电平又加到U6A的输入端,而U6A的另一端通过电阻R15与电源相接得到高电平,(此时U6B与U6A组成RS触发器),U6A输出低电加到U7A的输入端,U7A被封锁输出高电平加到U5的时钟端,因U5不具备时钟脉冲条件,U5不能输出脉冲信号,因此U3、U4时钟端无脉冲而停止计数。当J1合上时,打开J2键,J1与地相接得到低电平加到U6A的输入端,U6A输出高电平加到U6B的输入端,U6B输出低电平加至U7B,使U7B输出高电平,因电容两端电压不能跃变,因此在R7上得到高电平加到U7D输入端,U7D输出低电平(进入暂态)同时加到U3、U4、U5的清零端,使得U3、U4的QD---QA输出0000,经U1、U2译码输出驱动U9、U10显示“00”。因为U7B与U7D组成一个单稳态电路,经过较短的时间,U7D的输出由低电平变为高电平,允许U3、U4、U5计数。同时U6A输出高电平加到U7A的输入端,将U7A打开,让555的3脚输出100KHZ的振荡信号经U7A加到U5的时钟脉冲端,使得U5具备时钟脉冲条件,U5的9、10、7脚接高电平,U5构成十分频器,对时钟脉冲计数。当U5接收一个脉冲时,U5内部计数加1,如果U5接收到第十个脉冲时,U5的15脚(RCO端)输出由低电平跳变为高电平作为U4的时钟脉冲,从而实现了对振荡信号的十分频,产生周期为0.1S的脉冲加至U4的时钟端。U4的9、10、7脚接高电平,当U4接收到来自U5的脉冲时,U4的QD---QA输出0001加到U2的DCBA端,经U2译码输出1001111经电阻R8~R14驱动数码管U10显示,此时数码管显示“1”,当U4计数到1001时,U4的15脚输出高电平接到U7C,经反相后得到低电平,加到U3的时钟脉冲端,U3A不具备时钟脉冲条件,当U4再接收一个脉冲时,U4的输出由1001翻转为0000,此时U4的15脚输出低电平通过U7C反相输出高电平,从而得到一上升沿脉冲加至U3的时钟端,使得U3的QD---QA输出0001加到U1的DCBA输入端,经U1译码输出100111,经电阻R1~R7驱动数码管U9,数码管显示“1”。如此循环的计数,最后数码管U9、U10显示最大值99即9.9秒。

由集成块555、电阻R19、R18、电容C1、C2组成多谐振荡器,当接通电源,电源通过电阻R19与R18对电容C2进充电,当UC2上升到2/3VCC时,集成块555的3脚输出低电平,内部三极管导通,C2通电阻R19进行放电,当UC2下降到1/3VCC时,内部三极管截止,集成块555的3脚输出高电平,接着电源又通过电阻R19与R18对电容C2进充电,当UC2上升到2/3VCC时,集成块555的3脚输出低电平,如此循环的充、放电,555的3脚输出100HZ的矩形方波信号加到U7A的输入端。

二、设计依据

本电路主要采用了二输入与非门74LS00,十进制BCD码计数器74LS160,BCD七段译码器/驱动器7447,555时基集成电路,七段数码管。

利用74LS00可以组成RS触发器,单稳态触发器。其74LS00的逻辑功能是有0出1,无0出0。

其逻辑表达式:Y=/(AB) ,真值表如下:

A B Y

0 0 1

0 1 1

1 0 1

1 1 0

十进制BCD码计数器74LS160具备计数分频功能,其真值表如下:

输入 输出

CLK CLR LOAD EP ET A B C D QA QB QC QD

X 0 X X X X X X X 0 0 0 0

↑ 1 0 X X A B C D A B C D

X 1 1 0 X X X X X 保持

X 1 1 X 0 X X X X 保持

↑ 1 1 1 1 X X X X 加法计数

↑ 1 0 X X 0 0 0 0 0 0 0 0

逻辑功能:当CLR,LOAD,EP,ET均接高电平时,时钟CP端每来一个上升沿,计数器在原来的基数上加1,并从QA,QB,QC,QD,输出相应的十进制BCD码。利用74LS160的这个功能特点可以设计出十分频器,计数器。

7447为BCD七段译码器/驱动器,真值表如下:

十进制 LT RB D C B A BI/RBO a b c d e f g

0 1 1 0 0 0 0 1 0 0 0 0 0 0 1

1 1 X 0 0 0 1 1 1 0 0 1 1 1 1

2 1 X 0 0 1 0 1 0 0 1 0 0 1 0

3 1 X 0 0 1 1 1 0 0 0 0 1 1 0

4 1 X 0 1 0 0 1 1 0 0 1 1 0 0

5 1 X 0 1 0 1 1 0 1 0 0 1 0 0

6 1 X 0 1 1 0 1 1 1 0 0 0 0 0

7 1 X 0 1 1 1 1 0 0 1 1 1 1 1

8 1 X 1 0 0 0 1 0 0 0 0 0 0 0

9 1 X 1 0 0 1 1 0 0 0 1 1 0 0

7447为四线-七段译码器,可以用来驱动七段共阳极数码管,当LT,RBI,BI,端接高电平时,从DCBA端输入BCD码时,从abcdefg端输出相应的数码管显示码。

结合四线-七段译码器7447可以现实0到9个数字。

555时钟电路可以构成多谐振荡器,真值表如下: RST THR TRI OUT TD

0 X X 0 导通

1 2\3VCC 1\3VCC 0 导通

1 2\3VCC 1\3VCC 不变 不变

1 2\3VCC 1\3VCC 1 截止

1 2\3VCC 1\3VCC 1 截止

注明:6脚为THR,触发器输入端,低电平有效。

2脚为TRI,阀值输入端,高电平有效。4脚为RST,总复位端,低电平有效。

7脚为DIS,放电端。5脚为CON,控制端。1脚接地,8脚接电源。

3脚为输出端。TD为内部三极管。

三、电路图

四、验证功能

1、555振荡器输出波形与秒计数单元逻辑功能输出波形:

五、总结报告

(1)本电路采用555定时器及电阻、电容组成多谐振荡器为74LS160提供时钟信号。

(2)由74LS00两个与非门组成RS触发器,以及两个74LS00、C3、R17组成单稳态电路。

(3)利用74LS160作为十分频和加法计数,而U3、U4通过一个与非门进行级联。

(4)用两个7447作为译码驱动加到了数码管。

有没有谁知道数字秒表的课程设计怎么做的(关键是要记录8个运动员的成绩用四位数码管显示)?

数字电子技术基础课程设计(一)——电子钟

数字电子技术基础

课程设计

电子秒表

一.设计目的:

1、了解计时器主体电路的组成及工作原理;

2、熟悉集成电路及有关电子元器件的使用;

3、学习数字电路中基本RS触发器、时钟发生器及计数、译码显示等单元电路的综合应用。

二.设计任务及说明:

电子秒表电路是一块独立构成的记时集成电路芯片。它集成了计数器、、振荡器、译码器和驱动等电路,能够对秒以下时间单位进行精确记时,具有清零、启动计时、暂停计时及继续计时等控制功能。

设计一个可以满足以下要求的简易秒表

1.秒表由5位七段LED显示器显示,其中一位显示“min”,四位显示“s”,其中显示分辩率为0.01 s,计时范围是0—9分59秒99毫秒;

2.具有清零、启动计时、暂停计时及继续计时等控制功能;

3.控制开关为两个:启动(继续)/暂停记时开关和复位开关

三.总体方案及原理:

电子秒表要求能够对时间进行精确记时并显示出来,因此要有时钟发生器,记数及译码显示,控制等模块,系统框图如下:

时钟发生器

记数器

译码器

显示器

控制器

图1.系统框图

其中:

(1)时钟发生器:利用石英震荡555定时器构成的多谐振荡器做时钟源,产生100HZ的脉冲;

(2)记数器:对时钟信号进行记数并进位,毫秒和秒之间10进制,秒和分之间60进制;

(3)译码器:对脉冲记数进行译码输出到显示单元中;

(4)显示器:采用5片LED显示器把各位的数值显示出来,是秒表最终的输出,有分、秒、和毫秒位;

(5)控制器:控制电路是对秒表的工作状态(记时开始/暂停/继续/复位等)进行控制的单元,可由触发器和开关组成。

四.单元电路设计,参数计算和器件选择:

1.时钟发生单元

时钟发生器可以采用石英晶体震荡产生100HZ时钟信号,也可以用555定时器构成的多谐振荡器,555定时器是一种性能较好的时钟源,切构造简单,采用555定时器构成的多谐振荡器做为电子秒表的输入脉冲源。

因输出要求为100HZ的,选择占空比为55%,可根据

T=( )Cln2=0.01

可选择的电阻进行连接可在输出端3获得频率为100HZ的矩形波信号,即T=0.01S的时钟源,当基本RS触发器Q=1时,门5开启,此时100HZ脉冲信号通过门5作为计数脉冲加于计数器①的计数输入端CP2。

图2.时钟发生器555定时器构成的多谐振荡器

2.记数单元

记数器74160、74ls192、74ls90等都能实现十进制记数,本设计采用二—五—十进制加法计数器74LS90构成电子秒表的计数单元,如图3所示,555定时器构成的多谐振荡器作为计数器①的时钟输入。计数器①及计数器②接成8421码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.01~0.09秒;0.1~0.9秒计时,计数器②及计数器③,计数器③和计数器④也接成8421码十进制形式,计数器④和计数器⑤接成60进制的形式,实现秒对分的进位。

集成异步计数器74LS90简介

74LS90是异步二—五—十进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。

图3为74LS90引脚排列,表1为功能表。

通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还可借助R0(1)、R0(2)对计数器清零,借助S9(1)、S9(2)将计数器置9。其具体功能详述如下:

(1)计数脉冲从CP1输入,QA作为输出端,为二进制计数器。

(2)计数脉冲从CP2输入,QDQCQB作为输出端,为异步五进制加法计数器。

(3)若将CP2和QA相连,计数脉冲由CP1输入,QD、QC、QB、QA作为输出端,

则构成异步8421码十进制加法计数器。

(4)若将CP1与QD相连,计数脉冲由CP2输入,QA、QD、QC、QB作为输出端,

则构成异步5421码十进制加法计数器。

(5)清零、置9功能。

a)

异步清零

当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时,实现异步清零功能,即QDQCQBQA=0000。

b)

置9功能

当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时,实现置9功能,即QDQCQBQA=1001。

图3.74LS90引脚排列(下)

输 出

清 0

置 9

时 钟

QD QC QB QA

R0(1)、R0(2)

S9(1)、S9(2)

CP1 CP2

1

1

×

×

×

×

×

×

1

1

×

×

1

1

9

×

×

×

×

1

QA

输 出

二进制计数

1

QDQCQB输出

五进制计数

QA

QDQCQBQA输出8421BCD码

十进制计数

QD

QAQDQCQB输出5421BCD码

十进制计数

1

1

表1 .74LS90功能表

10秒到分位的6进制位可在十进制的基础上将QB、QC连接到一个与门,它的置零信号与系统的置零信号通过一个或门连接接至R0(1),即当记数为6或有置零信号是均置零,如图4所示。

图4 .74ls90组成的6进制记数器

3 .译码显示单元

74LS248(74LS48)是BCD码到七段码的显示译码器,它可以直接驱动共阴极数码管。它的管脚图如图5所示. 显示器用 LC5011-11 共阴极LED显示器.(注:在multisim中仿真可以用译码显示器DCD_HEX代替译码和显示单元)。

图5. 74LS248管脚图

4 .控制单元

(1)

启动(继续)/暂停记时开关

采用集成与非门构成的基本RS触发器。属低电平直接触发的触发器,有直接置位、复位的功能。

它的一路输出作为单稳态触发器的输入,另一路输出Q作为与非门5的输入控制信号。

按动按钮开关B(接地),则门1输出 =1;门2输出Q=0,K2复位后Q、状态保持不变。再按动按钮开关K1 ,则Q由0变为1,门5开启, 为计数器启动作好准备。由1变0,送出负脉冲,启动单稳态触发器工作。

(2)

清零开关

通过开关对每个计数器的R0(2)给以高电平能实现系统的清零。

五:在MULTISIM中进行仿真

将各个芯片在MULTISIM8中连接并进行仿真,仿真如图6所示,结果正确。

六:设计所需元件

555触发器一片,74ls90五片,74ls248五片,LC5011-11 共阴极LED显示器五片,

电容、电阻若干。

七:设计心得

本次课程设计对数字电子技术有了更进一步的熟悉,实际操作和课本上的知识有很大联系,但又高于课本,一个看似很简单的电路,要动手把它设计出来就比较困难了,因为是设计要求我们在以后的学习中注意这一点,要把课本上所学到的知识和实际联系起来,同时通过本次电路的设计,不但巩固了所学知识,也使我们把理论与实践从真正意义上结合起来,增强了学习的兴趣,考验了我们借助互联网络搜集、查阅相关文献资料,和组织材料的综合能力。

电子秒表制作关键技术要点知乎?

电子秒表是一种用数字电路技术实现时、分、秒计时的装置,无机械装置,具有较长的使用寿命,因此得到了广泛的使用。它从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。本次实验所做电子式秒表由信号发生系统和计时系统构成,并具有清零,暂停功能。由于需要比较稳定的信号,所以信号发生系统555定时器与电阻和电容组成的多谐振荡器构成,信号频率为100HZ。计时系统由计数器、译码器、显示器组成。计数器由74+LS160构成,由十进制计数器组成了一百进制和六十进制计数器,采用异步进位方式。译码器由74LS48构成,显示器由数码管构成。清零,暂停功能由RS触发器构成防抖动开关。具体过程为:由晶体震荡器产生100HZ脉冲信号先进入计数器,然后传入译码器,将4位信号转化为数码管可显示的7位信号,结果以“分”、“秒”、“10毫秒”依次在数码管显示出来。该秒表最大计时值为59分59.99秒,“10毫秒”为一百进制计数器组成,“分”和“秒”为六十进制计数器组成。

电子秒表的数字电路系统与单独的数字电路有什么不同?

电子秒表的数字电路,就是由计数器组成,加上显示器件,用数码管显示,则需要译码器,用液晶屏显示则需要驱动器。单独的数字电路指什么,是指一个集成电路芯片,还是一个门电路或触发器。电子秒表是由多个集成电路芯片组成的,仅此而己。

数字电路电子秒表的介绍就聊到这里吧,感谢你花时间阅读本站内容,更多关于数字电子秒表电路图、数字电路电子秒表的信息别忘了在本站进行查找喔。

标签: 数字电路电子秒表

发表评论

抹茶交易所Copyright www.xjyinlu.com Some Rights Reserved. 2005-2023 本站所有信息均来自网络,为个人学习、研究、欣赏使用。投资有风险,选择需谨慎